**Bac Technique Supérieur "Systèmes Numériques"** 

**LITZLER Samuel** 

TP

# **Additionneur 4 bits**

#### Année: 2018 - 2019

#### **Introduction**

L'objectif est d'étudier et simuler un additionner 4 bits. Nous allons commencer par faire un demi additionneur, puis un additionneur et enfin l'additionner 4 bits.

### I. Étude d'un demi additionneur

- 1) Donner la table de vérité d'un demi-additionneur
- 2) Calculer les équations le plus simplifié possible :

| а | b | S | r |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

3) Réaliser un schéma logique pour le demi-additionneur

Nous avons réalisé un schéma logique du demi-additionneur sur ISIS.



BTS SN 2/4

# II. Étude d'un additionneur

- 1) Donner la table de vérité d'un demi-additionneur
- 2) Calculer les équations le plus simplifié possible :

S = a.b.Re +a.b.Re+a.b.Re+a.b.Re
Rs = b.Re+a.b+a.Re

| а | b | re | S | Rs |
|---|---|----|---|----|
| 0 | 0 | 0  | 0 | 0  |
| 0 | 0 | 1  | 1 | 0  |
| 0 | 1 | 0  | 1 | 0  |
| 0 | 1 | 1  | 0 | 1  |
| 1 | 0 | 0  | 1 | 0  |
| 1 | 0 | 1  | 0 | 1  |
| 1 | 1 | 0  | 0 | 1  |
| 1 | 1 | 1  | 1 | 1  |

3) Réaliser un schéma logique pour l'additionneur

Nous avons réalisé un schéma logique du demi-additionneur sur ISIS.



BTS SN 3/4

# **III) Additionneur 4 bits**

Pour réaliser donc l'additionneur 4 bits ils faut relier les sorties avec les entrées comme cidessous avec 4 additionneur.

On peut tester le bon fonctionnement de l'additionneur 4 bits avec 10 en binaire : 1010

Nous avons paramétré 4 + 6 = 10 donc 0100 + 0110 et ce qui nous donne bien 1010.



BTS SN 4/4